LPDDR中读操作不存在Additive Latency(AL)的技术思考
1. Additive Latency的起源与适用性
- DDR3引入AL:AL是DDR3协议中定义的时序参数,用于优化命令总线效率,允许读/写命令紧跟前置有效命令,减少空闲周期(即减少气泡Bubble)。
- LPDDR设计差异:LPDDR系列(如LPDDR4/5)未沿用DDR3的AL机制,而是通过其他时序优化(如Bank Group并发、多时钟域)提升效率。
2. LPDDR读操作的关键时序参数
- CAS Latency(CL):从读命令发出到数据输出的固定延迟,是LPDDR读操作的核心参数。
- tRCD(RAS to CAS Delay):行激活到列访问的延迟。
- 多Bank Group并发:LPDDR5支持多个Bank Group并行处理命令,规避单一Bank的行切换开销,间接降低对AL的需求。